Ort:  Erlangen
Datum:  07.11.2022

Hardwareentwickler*in Backend Digital für ASIC und System on Chip (SoC)

Die Fraunhofer-Gesellschaft (www.fraunhofer.de) betreibt in Deutschland derzeit 76 Institute und Forschungseinrichtungen und ist die weltweit führende Organisation für anwendungsorientierte Forschung. Rund 30 000 Mitarbeitende erarbeiten das jährliche Forschungsvolumen von 2,9 Milliarden Euro.  

Wir bringen das Chip Design zurück nach Europa!


Für ein technologisch unabhängigeres Europa wollen wir das Fraunhofer IIS bis 2025 zu einem europäischen IC Design Center für vertrauenswürdige, energie-effiziente High-Speed ICs ausbauen. Wir liefern als führendes Kompetenzzentrum für Digitales Chip Design essentielle Spitzentechnologien in den Bereichen Exascale High Performance Computing und Trusted Electronics. Darüber hinaus bieten wir anspruchsvolle digitale Designservices auf RISC-V Basis. Unsere Zielkunden sind Designhäuser, Halbleiterhersteller, KMUs und Systemintegratoren. Mögliche Anwendungen liegen in Bereichen wie High-Speed Data Processing, Block-Chain oder Cybersecurity.


Heute entwickelt das Geschäftsfeld Integrierte Digitale Systeme digitale Schaltungen in CMOS-Technologien als System on Chip, ASIC oder IP. Dies umfasst die Entwicklung der Chip-Architektur, ihre Modellierung und Verifikation sowie die Integration in Nanometer-Technologien von 180 nm bis kleiner 12 nm. 


Sie wollen zum Aufbau unseres Chip Design Centers beitragen und begeistern sich für Mikroelektronik und die Entwicklung Digitaler Systeme speziell im Front-End? Dann werden Sie Teil unseres ambitionierten Teams! Bei uns werden Ihre Entwicklungen zu zukunftsrelevanten Produkten.

 

Was Sie bei uns tun

Als Hardwareentwickler*in Backend Digital haben Sie bei uns die Möglichkeit, in einem hochinnovativen Bereich als Teil unseres engagierten Teams mitzuarbeiten. Sie spezifizieren, implementieren und optimieren Hardwarekomponenten komplexer SoCs und Mixed Signal ASICs für High Performance oder Low Power. Dafür nutzen Sie modernste Designwerkzeuge für RTL-Code Checking, physikalische Logiksynthese, Timing-Analyse sowie den Testeinbau. In Ihren Projekten arbeiten Sie eng mit den Kolleg*innen des Frontend Designs und des Place&Route-Layouts zusammen. Ebenso unterstützen Sie bei der Projektplanung und den Aufwandsabschätzungen. Darüber hinaus dürfen Sie bei uns gerne die Initiative für neue Themen ergreifen und diese weiterentwickeln.

 

Was Sie mitbringen

  • Abgeschlossenes wissenschaftliches Hochschulstudium
  • Know-how im Bereich Mikroelektronik
  • Erfahrung im Umgang mit Designwerkzeugen von Cadence, Synopsys oder Mentor
  • Kenntnisse in den Hardware-Beschreibungssprachen SystemVerilog, Verilog oder VHDL
  • Grundkenntnisse im Bereich Analogschaltungen sind von Vorteil
  • Gute Kommunikationsfähigkeit, Selbstständigkeit und Engagement
  • Sehr gute Englisch- und gute Deutschkenntnisse

 

Die Stelle ist auch für Berufsanfänger*innen mit Vorkenntnissen aus Abschlussarbeit, Praktika oder Nebenjobs geeignet.

 

Was Sie erwarten können

Das Fraunhofer IIS bietet ein überaus attraktives Arbeitsumfeld in einer hochinnovativen Schlüsselbranche. Sie arbeiten in einem engagierten internationalen Team mit bester Vernetzung an vielseitigen Projekten mit modernsten Technologien und Designwerkzeugen. Dabei wird meist der gesamte Designflow vom RTL-Design bis zum Layout mit modernsten Design-Tools in einer leistungsfähigen Infrastruktur durchlaufen. 
Regelmäßige Weiterbildungen und beste Betriebsausstattung sind ebenso selbstverständlich wie eine von Kollegialität und Offenheit geprägte Du-Unternehmenskultur, eine gesunde Work-Life Balance sowie Home-Office Optionen.

 

Wir wertschätzen und fördern die Vielfalt der Kompetenzen unserer Mitarbeitenden und begrüßen daher alle Bewerbungen – unabhängig von Alter, Geschlecht, Nationalität, ethnischer und sozialer Herkunft, Religion, Weltanschauung, Behinderung sowie sexueller Orientierung und Identität. Schwerbehinderte Menschen werden bei gleicher Eignung bevorzugt eingestellt.

Die wöchentliche Arbeitszeit beträgt 39 Stunden. Die Stelle kann auch in Teilzeit besetzt werden. Anstellung, Vergütung und Sozialleistungen basieren auf dem Tarifvertrag für den öffentlichen Dienst (TVöD). Zusätzlich kann Fraunhofer leistungs- und erfolgsabhängige variable Vergütungsbestandteile gewähren.

Mit ihrer Fokussierung auf zukunftsrelevante Schlüsseltechnologien sowie auf die Verwertung der Ergebnisse in Wirtschaft und Industrie spielt die Fraunhofer-Gesellschaft eine zentrale Rolle im Innovationsprozess. Als Wegweiser und Impulsgeber für innovative Entwicklungen und wissenschaftliche Exzellenz wirkt sie mit an der Gestaltung unserer Gesellschaft und unserer Zukunft. 

Haben wir Ihr Interesse geweckt? Dann bewerben Sie sich jetzt online mit Ihren aussagekräftigen Bewerbungsunterlagen. Wir freuen uns darauf, Sie kennenzulernen! 
 

Fragen zu dieser Stelle beantwortet Ihnen gerne Meike Hillenbrand.

Fraunhofer-Institut für Integrierte Schaltungen IIS 

www.iis.fraunhofer.de 


Kennziffer: 3202                Bewerbungsfrist: 

 


Jobsegment: Front End, Cyber Security, Technology, Security