Ort:  München
Datum:  04.02.2025

Master's Thesis: Design and layout of low power, low mismatch charge pump for PLL at 4 kelvin

Die Fraunhofer-Gesellschaft (www.fraunhofer.de) betreibt in Deutschland derzeit 76 Institute und Forschungseinrichtungen und ist eine der führenden Organisationen für anwendungsorientierte Forschung. Rund 32 000 Mitarbeitende erarbeiten das jährliche Forschungsvolumen von 3,4 Milliarden Euro.  

The Fraunhofer Research Institution for Microsystems and Solid State Technologies EMFT, with currently almost 190 employees at its sites in Munich (headquarters), Oberpfaffenhofen and Regensburg, conducts cutting-edge applied research on sensors and actuators for people and the environment. The competences are based on impressive long-term experience and extensive know-how in the fields of microelectronics and microsystem technology. These nano- and microtechnologies are the basis for the other competence areas at Fraunhofer EMFT: sensor solutions, safe and secure electronics, and micropumps. The interdisciplinary interaction of these competencies enables the development of truly novel solutions, putting Fraunhofer EMFT in an ideal position for tackling the current challenges of our society.

 

Was Du bei uns tust

  • To understand changes of transistor parameter characteristics in cryogenic temperature (4 kelvin) based on literature and existing measurement results.
  • Literature review on existing low power and low mismatch charge pump topologies at 4k.
  • Behavioural modelling in Verilog-A.
  • Transistor level design and verification through simulation. 
  • Layout of the charge pump and post layout verification.
  • Documentation and presentation of the results.
  • Hand over the design task and support in integration. 

 

Was Du mitbringst

  • Course of Study in the field of Electrical and/or Electronics Engineering.
  • Basic understanding of CMOS devices and its operating region.
  • Good understanding of analog design, stability analysis, mismatch analysis, current mirrors, amplifiers etc.
  • Practical experience in transistor level design and simulation (in cadence virtuoso).
  • Practical experience in layout design is a big advantage.
  • Understanding of Phase locked loop is a big plus.
  • Independent, solution-oriented way of thinking.
  • Good English and/or German language skills.

 

Was Du erwarten kannst

We offer you a challenging task with responsibilities, room for creativity and many opportunities to gain new experience. You can expect an international, open-minded, and dynamic team, where you will be trusted from day one and encouraged to work independently. You will get supervision help from the team. Your contributions will play a vital role in advancing our research in the field of cryogenic electronics design in quantum computing.

 

Wir wertschätzen und fördern die Vielfalt der Kompetenzen unserer Mitarbeitenden und begrüßen daher alle Bewerbungen – unabhängig von Alter, Geschlecht, Nationalität, ethnischer und sozialer Herkunft, Religion, Weltanschauung, Behinderung sowie sexueller Orientierung und Identität. Schwerbehinderte Menschen werden bei gleicher Eignung bevorzugt eingestellt.

 Die Vergütung richtet sich nach der Gesamtbetriebsvereinbarung zur Beschäftigung der Hilfskräfte.

Mit ihrer Fokussierung auf zukunftsrelevante Schlüsseltechnologien sowie auf die Verwertung der Ergebnisse in Wirtschaft und Industrie spielt die Fraunhofer-Gesellschaft eine zentrale Rolle im Innovationsprozess. Als Wegweiser und Impulsgeber für innovative Entwicklungen und wissenschaftliche Exzellenz wirkt sie mit an der Gestaltung unserer Gesellschaft und unserer Zukunft. 

Haben wir Dein Interesse geweckt? Dann bewirb Dich jetzt online mit Deinen aussagekräftigen Bewerbungsunterlagen. Wir freuen uns darauf, Dich kennenzulernen! 

 

Fraunhofer-Institut für Elektronische Mikrosysteme und Festkörper-Technologien EMFT 

www.emft.fraunhofer.de 


Kennziffer: 78232                Bewerbungsfrist: 28.02.2025

 


Stellensegment: Electronics Engineer, Cryogenic, Electrical, Engineer, Engineering, Science, Research